تحديث
27/01/2019 11:24 صباحا
حصل طالب الماجستير في هندسة تقنيات الحاسوب ذو الفقار علي حسين على درجة الماجستير بتقدير جيد جداً عن رسالته الموسومة
(VLSI Security of AES Encryption )
يدرك الجميع أهمية تشفير البيانات للحفاظ على خصوصية وسرية البيانات المرسلة عبر شبكات الكمبيوتر المختلفة. (AES) هي واحدة من الطرق المستخدمة لتحقيق هذا الغرض ولكنها تتطلب تصميم فعال ليتم تنفيذها بسرعة عالية لمواكبة تطور التكنولوجيا.
يمكن تنفيذ خوارزمية AES)) في البرامج أو الأجهزة. ومع ذلك، وبالدرجة الأولى يفضل تنفيذ (AES) على الأجهزة. لأن تنفيذ الأجهزة يفي بمتطلبات السرعة والإنتاجية والأمان لأنظمة الاتصالات المعقدة المستخدمة في التطبيقات الحديثة.
لدى (AES) ثلاثة أطوال مختلفة:( 128، 192 و256 بت)، في هذا التصميم، نستخدم (128 بت) لهذه البنية.
تقدم هذه الأطروحة تصميمين مختلفين لتنفيذ تشفير (AES-128) في نظام أساسي قابل للتكوين باستخدام: (Xilinx) لتصاميم الخوارزمية، (Xilinx ISE) للتنفيذ، وطرفيّة التحقق، وIMPACT)) للتهيئة. في كلا التصميمين، يتم تنفيذ جميع بيانات المدخلات بالتوازي لزيادة تحسين الأداء.
وأخيرًا، تم تنفيذ خوارزمية (AES) للتصميم بواسطة Xilinx Spartan) ـ 3AN FPGA) حيث يتم قرائه الرسالة الغير مشفرة من خلال الذاكرة وعرض الرسالة المشفرة على شاشة العرض البلورية السائلة (LCD) المتوفرة في البورد.
تكونت لجنة المناقشة من أ. م. د صالح مهدي معارج - رئيسا و أ.م. د انتظار مهوس زغير - عضوا و م.د اسامة عباس حسين – و م .د محمد ابراهيم شجاع عضوا ومشرفا
